Не секрет, что продвижение перспективных технологий, к каковым на данный момент вполне можно отнести память DDR3, в большой степени определяется наличием всего комплекса технических решений, необходимых для серийного производства готовой продукции. Проще говоря, скорость каравана равна скорости самого медленного верблюда. Если в случае модулей памяти DDR3 с их основным компонентом – чипами памяти– ситуация более-менее определена, то, например, такой узел, как быстродействующий регистр, удовлетворяющий требованиям спецификации JEDEC, по максимальной частоте пока «отстает от каравана».
Ситуацию меняет сообщение, поступившее от компании Integrated Device Technology (ITD). Как утверждается, специалистам компании удалось создать быстродействующий регистр с цепью фазовой синхронизации (PLL) для буферизованных модулей оперативной памяти DDR3 с двухсторонними выводами (RDIMM). Встроенный блок PLL поддерживает «самый широкий в отрасли диапазон рабочих тактовых частот»: от DDR3-800 до DDR3-1600. Заявленная задержка распространения сигнала не превышает 1 нс. Предназначенный для нового поколения высокопроизводительных серверов и рабочих станций, элемент, получивший обозначение IDT 74SSTE32882, вдвое превосходит по скорости аналогичные решения, применяемые в повсеместно используемой сейчас памяти DDR2. Кроме того, выигрыш в энергопотреблении составляет 30%.
Ожидается, что интеграция буфера и PLL а одном чипе позволит производителям RDIMM упросить конструкцию модулей, сократить количество соединений и ослабить электромагнитные помехи. Напряжение питания 74SSTE32882 – 1,5 В. В настоящее время доступны ознакомительные образцы IDT 74SSTE32882. Начало серийного выпуска микросхем запланировано на второй квартал текущего года.
Источник: Integrated Device Technology</p>